FDC37C65C+LJP
2.88MB软盘控制器
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- 支持1Mbit/sec数据速率,提供磁盘更换和磁盘更换启用输入,支持垂直记录格式,与Intel 82077兼容,内置16字节FIFO,支持多种数据传输速率。
- 品牌名称
- MICROCHIP(美国微芯)
- 商品型号
- FDC37C65C+LJP
- 商品编号
- C20423742
- 包装方式
- 袋装
- 商品毛重
- 1克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 其他接口 |
| 属性 | 参数值 | |
|---|---|---|
| 工作电压 | 5V |
商品概述
FDC37C65C+ 是一款 CMOS 器件,可将主机微处理器与多达四个软盘驱动器相连接。它将格式化器/控制器、数据分离器、写预补偿发生器、数据速率选择器、时钟发生器和 FIFO 集成在一个封装中。FDC37C65C+ 提供完整的微处理器接口、微序列器和磁盘驱动器接口。 该器件支持东芝垂直(垂直)记录以及传统的纵向格式记录,这是新型 2.88MB 软盘驱动器所必需的。 FDC37C65C+ 的微处理器接口支持 12 MHz 的微处理器总线,无需使用等待状态。对于 PC 和 PC/AT 应用,该器件可对中断和 DMA 请求进行限定。 FDC37C65C+ 的磁盘驱动器接口可直接连接多达四个驱动器。所有与驱动器相关的输出可吸收 48 mA 电流,所有与主机相关的输出可吸收 24 mA 电流。除数据总线和晶体外,所有与主机和驱动器相关的输入均内置施密特触发器。 FDC37C65C+ 使用两个时钟输入,为内部定时提供必要的信号。一个 9600、16/32 MHz 的振荡器可处理 1 Mbit、500、250 和 125 Kbits/sec 的数据速率。44 引脚 PLCC 封装可使用内部晶体振荡器电路。40 引脚 DIP 则需要 TTL 时钟输入。 FDC37C65C+ 可用于使用双速磁盘驱动器的应用,如 AT 兼容系统。
商品特性
- 支持 1 Mbit/sec 数据速率
- 支持垂直记录格式
- 与英特尔 82077 格式兼容
- 与行业标准 FDC37C65C 和 WD37C65C 引脚兼容
- 采用授权的 NEC 765B 内核
- 可正确检测所有溢出和欠载情况
- 内置 16 字节 FIFO,阈值可编程
- 将格式化器/控制器、数据分离、写预补偿、数据速率选择、时钟生成以及驱动器接口驱动器和接收器集成到单芯片中
- 兼容 IBM PC/AT 格式(单密度、双密度和超高密度)
- 为 DMA 通道提供所需的信号限定(在 PC/AT 模式下)
- 与 BIOS 兼容;支持双速主轴驱动
- 增强型主机接口:100% 与 AT 兼容
- 能够驱动 20 个 LS TTL 负载
- 施密特触发器输入(数据总线和 XTAL 除外)
- 与 80x86 系列、PD8080/85/88、PD8086 和 PD780 (12.80°) 微处理器兼容
- 内置地址标记检测电路
- 内置上电复位电路
- 可直接与软盘驱动器连接
- 提供磁盘更换和磁盘更换使能输入,允许将 DCHG 直接连接到采用 PLCC 封装的 FDC37C65C+
- 驱动器接口上有 48 mA 灌电流驱动器和施密特触发器线路接收器
- 支持 125、250、300、500 和 1 Mbit/sec 数据速率
- 具备多扇区和多磁道传输能力
- 用户可对磁道步进速率和磁头加载/卸载时间进行编程
- 可控制多达四个软盘或微型软盘驱动器
- 支持 DMA 或非 DMA 模式下的数据传输
- 可在多达四个驱动器上进行并行寻道操作
- 集成改进的标准微系统 FDC92C39 数字数据分离算法
- 1 Mbit 时具备自动写预补偿功能,可选择禁用
- 具备掉电模式以降低功耗
- 片上时钟生成
- 提供 40 引脚 DIP 或 44 引脚 PLCC 封装
- XTAL 振荡器电路(PLCC)/TTL 时钟输入(DIP)允许使用非标准和标准数据速率
- 低功耗 CMOS,+5 V 电源
优惠活动
购买数量
(43个/袋,最小起订量 1 个)个
起订量:1 个43个/袋
总价金额:
¥ 0.00近期成交0单
