商品参数
参数完善中
商品概述
Titanium Ti120 FPGA 采用高密度、低功耗的 Efinix Quantum 计算架构,搭配 I/O 接口,采用小尺寸封装,便于集成。Ti120 FPGA 集成了硬件化的 MIPI D-PHY,可与 Efinix MIPI CSI - 2 和 DSI 控制器 IP 核配合使用,以创建多摄像头、高清视觉系统、边缘计算和硬件加速系统。此外,这些 FPGA 还具备一个硬件化的 DDR DRAM 控制器模块,支持 LPDDR4 DRAM 接口。凭借超低功耗的 Ti120 FPGA,设计人员能够打造始终开启的产品,为视觉系统、边缘计算、硬件加速和机器学习等应用提供增强功能。
商品特性
- 高密度、低功耗的 Quantum 计算架构
- 基于台积电 16 nm 工艺制造
- 10 kbit 高速嵌入式 SRAM,可配置为单端口 RAM、简单双端口 RAM、真双端口 RAM 或 ROM
- 高性能 DSP 模块,用于乘法、加法、减法、累加以及高达 15 位的可变右移操作
- 多功能片上时钟系统 — 支持 32 个时钟或控制信号的低偏斜全局网络 — 区域和本地时钟网络 — 支持 PLL
- FPGA 接口模块 — 带有内存控制器硬件 IP 的 LPDDR4/LPDDR4x PHY(支持 x16 或 x32 DQ 位宽) — 速度高达 2.5 Gbps 的 MIPI D - PHY 硬件 IP — 两种通用 I/O (GPIO) 引脚:高压 I/O (HVIO) 引脚支持 1.8 V、2.5 V 和 3.3 V 可配置高速 I/O (HSIO) 引脚支持单端和差分 I/O、LVDS、subLVDS、Mini - LVDS 和 RSDS(接收、发送和双向),速度高达 1.5 Gbps
- 支持高速和低功耗模式的 MIPI 通道(DSI 和 CSI),速度高达 1.5 Gbps
- PLL
- 振荡器
- 扩频时钟 (SSC) PLL
- 灵活的器件配置 — 标准 SPI 接口(主动、被动和菊花链模式) — JTAG 接口 — 支持内部重新配置
- 单粒子翻转 (SEU) 检测功能
- 由 RTL 到位流编译器 Efinity 软件全面支持
应用领域
- 视觉系统
- 边缘计算
- 硬件加速
- 机器学习
