511BBA125M000BAGR
511BBA125M000BAGR
SMT扩展库SMT补贴嘉立创PCB免费打样
- 描述
- 利用先进的DSPLL技术,提供100 kHz至250 MHz的任意频率。与传统XO不同,使用一个固定晶体和专有的DSPLL合成器来生成该范围内的任意频率。这种基于IC的方法使晶体谐振器具有更高的可靠性、更好的机械鲁棒性和出色的稳定性。此外,该解决方案具有出色的电源噪声抑制能力,简化了嘈杂环境中的低抖动时钟生成。对晶体ESR和DLD进行单独生产测试,以保证性能并提高可靠性。可在工厂配置多种用户规格,包括频率、电源电压、输出格式、输出使能极性和稳定性。特定配置在发货时进行工厂编程,消除了与定制频率振荡器相关的长交货时间和一次性工程费用。
- 商品型号
- 511BBA125M000BAGR
- 商品编号
- C1987721
- 商品封装
- SMD5032-6P
- 包装方式
- 编带
- 商品毛重
- 0.001克(g)
商品参数
参数完善中
商品概述
3.3、2.5或1.8V工作电压 差分(LVPECL、LVDS、HCSL)或CMOS输出选项 可选集成1:2 CMOS扇出缓冲器 在OE和上电时抑制脉冲 行业标准5x7、3.2x5和2.5x3.2毫米封装 无铅,符合RoHS标准 -40至85℃工作温度 3G-SDI/HD-SDI/SDI 电信 交换机/路由器 FPGA/ASIC时钟生成
Si510/511 XO利用Silicon Laboratories的先进DSPLL技术提供从100 kHz到250 MHz的任意频率。与传统XO需要为每个输出频率使用不同的晶体不同,Si510/511使用一个固定的晶体和Silicon Labs专有的DSPLL合成器来生成此范围内的任何频率。这种基于IC的方法使晶体谐振器具有增强的可靠性、改进的机械稳健性和出色的稳定性。此外,该解决方案提供了卓越的电源噪声抑制能力,在嘈杂环境中简化了低抖动时钟生成。晶体ESR和DLD分别经过生产测试,以保证性能并提高可靠性。Si510/511可以在工厂配置多种用户规格,包括频率、供电电压、输出格式、输出使能极性以及稳定性。特定配置在发货时由工厂编程,消除了定制频率振荡器相关的长交货时间和非经常性工程费用。
应用领域
- SONET/SDH/OTN
- 吉比特以太网
- 光纤通道/SAS/SATA
- PCI Express (PCIe)
- 3G-SDI/HD-SDI/SDI
- 电信
- 交换机/路由器
- FPGA/ASIC时钟生成
优惠活动
购买数量
(1000个/圆盘,最小起订量 1 个)个
起订量:1 个1000个/圆盘
总价金额:
¥ 0.00近期成交0单
相似推荐
其他推荐
- 510BBA106M250BAGR
- 530HC000337DGR
- 530CB50M0000DGR
- 531FB125M000DGR
- 531AC125M000DGR
- 510CBA125M000BAGR
- 530AC622M080DGR
- 530FC233M250DGR
- 530AC155M520DGR
- 531BC000110DGR
- 511BCA160M000BAGR
- 510GBA50M0000BAGR
- 510CBA50M0000BAGR
- 531AC200M000DGR
- 500SABA4M91520ACHR
- 500SAAB30M7200ACFR
- 500SAAB24M5760ACFR
- 500SAAA50M0000ACFR
- 500SAAA27M0000ACFR
