Teridian 73M1903 模拟前端(AFE)集成电路包含全差分混合驱动器输出,可通过基于变压器的数据接入装置(DAA)连接到电话线接口。接收引脚同样为全差分设计,以实现最大的灵活性和性能。这种设计允许设计高性能混合电路,以在低接收电平条件下改善信噪比,并与任何用于公共交换电话网(PSTN)通信应用的标准变压器兼容。
该器件集成了可编程采样率电路,以支持软调制解调器和基于数字信号处理器(DSP)的实现,最高可达 V.92(56 kbps)的所有速率。通过对预分频器数控振荡器(NCO)和锁相环(PLL)数控振荡器进行编程,支持的采样率范围为 7.2 kHz 至 14.4 kHz。
73M1903 器件集成了数字主机接口,该接口与大多数商用 DSP 和处理器上的串行端口兼容,并与主机交换有效负载和控制信息。
该器件的成本节约特性包括输入参考频率电路,可接受 9 - 27 MHz 范围内的晶体。它还能接受主机处理器产生的 9 - 40 MHz 之间的外部参考时钟值。在大多数应用中,这消除了对专用晶体振荡器的需求,降低了物料清单(BOM)成本。
73M1903 还支持两种模拟环回和一种数字环回测试模式。