我的订单购物车(0)联系客服帮助中心供应商合作嘉立创产业服务群
领券中心备货找料立推专区爆款推荐TI订货PLUS会员BOM配单PCB/SMT工业品面板定制
预售商品
CYP15G0402DXB-BGC实物图
  • CYP15G0402DXB-BGC商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

CYP15G0402DXB-BGC

CYP15G0402DXB-BGC

SMT扩展库SMT补贴嘉立创PCB免费打样
商品型号
CYP15G0402DXB-BGC
商品编号
C19165168
商品封装
L2BGA-256(27x27)​
包装方式
托盘
商品毛重
1克(g)

商品参数

暂无内容图标

参数完善中

商品概述

CYP(V)15G0402DXB[1] 四路 HOTLink II™ 串行解串器(SERDES)是一种点对点通信模块,允许通过高速串行链路(光纤、平衡和非平衡铜质传输线)传输预编码数据,每条串行链路的信令速率范围为 195 至 1500 MBaud。 每个发送通道在输入寄存器中接收预编码的 10 位传输字符,对每个字符进行串行化处理,并通过与 PECL 兼容的差分线路驱动器输出。每个接收通道在差分线路接收器处接收串行数据流,将数据流解串为 10 位字符,可选择将这些字符调整到合适的 10 位字符边界,并将这些字符送至输出寄存器。 作为第二代 HOTLink 器件,CYP(V)15G0402DXB 将 HOTLink 系列扩展到更高的数据速率,同时保持与其他 HOTLink 器件的串行链路兼容性(数据、命令和 BIST)。 CYP(V)15G0402DXB 四路 HOTLink II 串行解串器的发送(TX)部分由四个 10 位宽的通道组成,每个时钟周期接收一个预编码字符。传输字符从发送输入寄存器传送到串行器。串行化后的字符以输入参考时钟 10 倍或 20 倍的比特率从差分传输线路驱动器输出。 CYP(V)15G0402DXB 四路 HOTLink II 串行解串器的接收(RX)部分由四个 10 位宽的通道组成。每个通道从与 PECL 兼容的差分线路接收器接收串行比特流,并使用完全集成的 PLL 时钟同步器恢复数据重建所需的时序信息。每个恢复的比特流被解串并帧化为字符。恢复的字符随后与恢复的字符时钟一起被传送到接收器输出寄存器。 并行输入接口可配置为多种时钟模式,为系统架构提供高度灵活性。 每个发送和接收通道都包含一个独立的 BIST 模式发生器和校验器。这种 BIST 硬件允许对接口数据路径进行全速测试。 HOTLink II 器件非常适合各种应用,在这些应用中,并行接口可以被高速点对点串行链路取代。

商品特性

  • 第二代 HOTLink 技术
  • 符合多种标准 —— 光纤通道、千兆以太网(IEEE802.3z)、ESCON 和 DVB - ASI —— CYV15G0402DXB 符合 SMPTE 259M 和 SMPTE 292M
  • 四通道收发器的串行数据速率为 195 至 1500 Mbps —— 总吞吐量达 12 Gbps
  • 10 位未编码数据传输
  • 可选奇偶校验/生成
  • 四个独立的 10 位通道,每个通道都有独立的时钟和数据恢复功能
  • 可选输入时钟选项
  • 多帧接收成帧器 —— 逗号或完整 K28.5 检测 —— 单字节或多字节成帧器用于字节对齐 —— 低延迟选项
  • 同步 LVTTL 并行接口
  • 内部锁相环(PLL),无需外部 PLL 组件
  • 发送路径中可选相位对齐缓冲器
  • 差分 PECL 兼容串行输入
  • 差分 PECL 兼容串行输出 —— 针对 50Ω 传输线进行源匹配 —— 无需外部电阻 —— 信令速率控制的边沿速率
  • 与以下设备兼容 —— 光纤模块 —— 铜缆
  • JTAG 边界扫描
  • 内置自测试(BIST)用于全速链路测试
  • 每通道链路质量指示器 —— 模拟信号检测 —— 数字信号检测
  • 典型功耗 2.5W @3.3V
  • 单 3.3V 电源
  • 256 球热增强型 BGA
  • 提供无铅封装选项
  • 0.25μm BiCMOS 技术

应用领域

  • 交换机背板互连
  • 路由器
  • 服务器
  • 视频传输系统

数据手册PDF

优惠活动

购买数量

(11个/托盘,最小起订量 1 个)
起订量:1 个11个/托盘

总价金额:

0.00

近期成交0