商品参数
参数完善中
商品概述
这款1分9扇出缓冲器专为低噪声时钟分配而设计,旨在生成上升/下降时间小于100 ps的近似方波输出。HMC987LP5E的低偏斜和低抖动输出,结合其快速的上升/下降时间,可实现对下游电路(如混频器、ADC/DAC或SERDES器件)的可控低噪声切换。当时钟网络带宽足够宽以允许方波切换时,噪声基底在这些应用中尤为重要。在2 GHz驱动下,HMC987LP5E的输出噪声基底为 -166 dBc/Hz,对应抖动密度为0.6 asec/rtHz,即在8 GHz带宽内抖动为50 fs。 输入级可采用单端或差分驱动,支持多种信号格式(CML、LVDS、LVPECL或CMOS),可进行交流或直流耦合。输入级还具备可调输入阻抗。它有8个LVPECL输出和1个CML输出,CML输出的摆幅/功率电平可按3 dB步进调节。 当不需要某些输出级时,可通过硬件控制引脚或串口接口控制来启用或禁用这些输出级,以节省功耗。
商品特性
- 超低噪声基底:在2 GHz时为 -166 dBc/Hz
- 宽带:工作频率范围为直流 - 8 GHz
- 灵活的输入接口:兼容LVPECL、LVDS、CML、CMOS,支持交流或直流耦合,片上终端电阻为50或150 Ω(差分100/300 Ω)
- 多个输出驱动器:最多8个差分或16个单端LVPECL输出:在50 Ω负载下单端输出800 mVpp(+3 dBm Fo);一个可调功率的CML/RF输出:单端输出 -9至3 dBm
- 串行或并行控制,硬件芯片使能
- 掉电电流小于1 μA
- 32引脚5x5 mm SMT封装,面积25 mm²
应用领域
- SONET、光纤通道、千兆以太网时钟分配
- ADC/DAC时钟分配
- 低偏斜和低抖动时钟或数据扇出
- 无线/有线通信
- 电平转换
- 高性能仪器仪表
- 医学成像
- 单端到差分转换
其他推荐
- 11_N-50-4-10/133_NH
- 620AA044-22
- SIT8008BC-23-25E-10.000000
- 09661622812
- XPGDWT-B1-0000-00KE2
- 1N5311
- TT6-10KC8-9-50
- 3560-2-00-15-00-00-03-0
- 86262-5
- SIT8209AI-32-18S-125.000000
- EMOLD650S-C-0330
- LMB2S-TP
- DMH-06
- 1DE104K
- 121347-0010
- SIT1602BC-33-XXE-62.500000
- SIT9365AI-1B1-33E50.000000
- M83723/60-208ZN
- TPS3850EVM-781
- 3QHM53C1.5-27.142
- 660-008M16S5-64
