商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 其他模块 |
| 属性 | 参数值 | |
|---|---|---|
| 类型 | 时序 |
商品概述
LTC6950是一款带时钟分配功能的低相位噪声整数N频率合成器内核。LTC6950可提供高频、高分辨率数据采集系统所需的低相位噪声时钟信号。 该频率合成器包含一个完整的低噪声PLL内核,其具有可编程参考分频器(R)、可编程反馈分频器(N)、相位/频率检测器(PFD)和低噪声电荷泵(CP)。LTC6950的时钟分配部分基于VCO输入提供多达五个输出。每个输出可单独编程,将VCO输入频率除以1至63之间的任意整数,并将输出延迟0至63个VCO时钟周期。其中四个输出具有极低噪声、低偏斜的LVPECL逻辑信号,能够在高达1.4GHz的频率下工作。第五个输出可选择为LVDS(800MHz)或CMOS(250MHz)逻辑类型。该输出还可编程为基于VCO输入或参考分频器输出产生输出信号。
商品特性
- 低相位噪声和抖动
- 附加抖动:18fsRMS(12kHz至20MHz)
- 附加抖动:85fsRMS(10Hz至奈奎斯特频率)
- EZSync™多芯片时钟边沿同步
- 带锁定指示的完整PLL内核
- 归一化带内相位噪声基底:–226dBc/Hz
- 归一化1/f相位噪声:–274dBc/Hz
- 最大VCO输入频率:1.4GHz
- 四个独立的低噪声1.4GHz LVPECL输出
- 一个LVDS/CMOS可配置输出
- 五个独立可编程分频器,分频比覆盖1至63之间的所有整数
- 五个独立可编程的VCO时钟周期延迟,延迟范围覆盖0至63之间的所有整数
- 结温范围:–40℃至105℃
应用领域
- 为高速、高分辨率ADC、DAC和数据采集系统提供时钟
- 低抖动时钟生成与分配
优惠活动
购买数量
(1个/盒,最小起订量 1 个)个
起订量:1 个1个/盒
近期成交0单
