立创商城logo
购物车0
预售商品
AS4C64M16D2A-25BANTR实物图
  • AS4C64M16D2A-25BANTR商品缩略图

温馨提醒:图片仅供参考,商品以实物为准

AS4C64M16D2A-25BANTR

64M x 16 位 DDRII 同步动态随机存取存储器 (SDRAM)

SMT扩展库PCB免费打样
私有库下单最高享92折
描述
AS4C64M16D2A 是一款高速 CMOS 双倍数据率二代 (DDR2) 同步动态随机存取存储器 (SDRAM),包含 1024 Mbits,16 位宽的数据 I/O 接口。内部配置为 8 bank DRAM,每个bank 8Mb 地址 x 16 I/Os。支持 JEDEC 标准,1.8V I/O (SSTL_18 兼容),工作温度范围 -40°C 至 105°C (汽车级)。
品牌名称
Alliance Memory
商品型号
AS4C64M16D2A-25BANTR
商品编号
C17356714
商品封装
FBGA-84(8x12.5)​
包装方式
编带
商品毛重
0.38克(g)

商品参数

属性参数值
商品目录同步动态随机存取内存(SDRAM)
属性参数值
功能特性自动预充电;自动刷新;高速时钟同步

商品概述

AS4C64M16D2A是一款高速CMOS双数据速率二代(DDR2)同步动态随机存取存储器(SDRAM),具有16位宽数据输入/输出,总容量为1024 Mbits。其内部配置为8个存储体的DRAM,即8个存储体×8Mb地址×16个输入/输出。该器件设计符合DDR2 DRAM的关键特性,如带附加延迟的后置列地址选通(CAS#)、写延迟 = 读延迟 - 1、片外驱动器(OCD)阻抗调整和片上终端(ODT)。

所有控制和地址输入与一对外部提供的差分时钟同步。输入在差分时钟的交叉点(CK上升沿和CK#下降沿)锁存。所有输入/输出与一对双向选通信号(DQS和DQS#)以源同步方式同步。地址总线以行地址选通(RAS#)、列地址选通(CAS#)复用方式传输行、列和存储体地址信息。访问从激活存储体命令的注册开始,随后是读或写命令。对DDR2 SDRAM的读写访问是4位或8位突发式的;访问从选定位置开始,并按编程顺序持续指定数量的位置。以交错方式操作8个存储体,可实现比标准DRAM更高的随机访问速率。可以启用自动预充电功能,以在突发序列结束时启动自定时行预充电。根据突发长度、列地址选通延迟和器件速度等级,可实现连续无间隙的数据速率。

对DDR2 SDRAM的读写访问是突发式的;访问从选定位置开始,并按编程顺序持续4或8个突发长度。访问从激活命令的注册开始,随后是读或写命令。与激活命令同时注册的地址位用于选择要访问的存储体和行(BA0 - BA2选择存储体;A0 - A12选择行)。与读或写命令同时注册的地址位用于选择突发访问的起始列位置,并确定是否要发出自动预充电命令。

在正常操作之前,必须对DDR2 SDRAM进行初始化。以下部分提供了有关器件初始化、寄存器定义、命令描述和器件操作的详细信息。

DDR2 SDRAM必须以预定义的方式上电和初始化。未按指定的操作程序可能导致未定义的操作。

上电和初始化需要以下顺序:

  1. 上电并尝试将时钟使能(CKE)保持在0.2×VDDQ以下,片上终端(ODT)处于低电平状态(所有其他输入可以未定义)。VDD电压上升时间从VDD从300mV上升到VDDmin时起不得超过200ms;并且在VDD电压上升期间,|VDD - VDDQ| ≤ 0.3V。
    • VDD、VDDL和VDDQ由单个电源转换器输出驱动,并且
    • VTT限制在最大0.95V,并且
    • VREF跟踪VDDQ / 2。 或者
    • 在VDDL之前或同时施加VDD。
    • 在VDDQ之前或同时施加VDDL。
    • 在...之前施加VDDQ(原文此处未完整)

商品特性

  • 符合JEDEC标准
  • 符合AEC - Q100标准
  • JEDEC标准1.8V输入/输出(与SSTL_18兼容)
  • 电源:VDD和VDDQ = +1.8V ± 0.1V
  • 工作温度:TC = -40 ~ 105°C(汽车级)
  • 支持JEDEC时钟抖动规范
  • 完全同步操作
  • 快速时钟速率:400MHz
  • 差分时钟,CK和CK#
  • 双向单/差分数据选通 - DQS和DQS#
  • 8个内部存储体用于并发操作
  • 4位预取架构
  • 内部流水线架构
  • 预充电和主动掉电
  • 可编程模式和扩展模式寄存器
  • 后置CAS#附加延迟(AL):0、1、2、3、4、5
  • 写延迟 = 读延迟 - 1个时钟周期
  • 突发长度:4或8
  • 突发类型:顺序/交错
  • DLL启用/禁用
  • 片外驱动器(OCD)
  • 阻抗调整
  • 可调数据输出驱动强度
  • 片上终端(ODT)
  • 符合RoHS标准
  • 自动刷新和自刷新
  • 当TC > 95°C时不支持自刷新功能
  • 平均刷新周期:
    • 8192周期/64ms(在 - 40°C ≤ Tc ≤ +85°C时为7.8μs)
    • 8192周期/16ms(在 +85°C ≤ Tc ≤ +105°C时为1.95μs)
  • 84引脚8×12.5×1.2mm(最大)FBGA封装
  • 无铅和无卤素

数据手册PDF