商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 其他模块 |
| 属性 | 参数值 | |
|---|---|---|
| 类型 | 时序 |
商品概述
ADF4377是一款高性能、超低抖动、双输出整数N锁相环(PLL),集成了压控振荡器(VCO),非常适合数据转换器和混合信号前端(MxFE)时钟应用。这款高性能PLL的品质因数为−239 dBc/Hz,具有超低的1/f噪声和高相位-频率检测器(PFD)频率,可实现超低的带内噪声和积分抖动。ADF4377的基频VCO和输出分频器可产生800 MHz至12.8 GHz的频率。ADF4377集成了所有必要的电源旁路电容,节省了紧凑型电路板的空间。
对于多个数据转换器和MxFE时钟应用,ADF4377通过实现自动参考到输出同步功能、跨工艺、电压和温度的匹配参考到输出延迟功能,以及小于±0.1 ps的无抖动参考到输出延迟调整能力功能,简化了其他时钟解决方案所需的时钟对齐和校准程序。
这些特性可实现可预测且精确的多芯片时钟和系统参考(SYSREF)对齐。将ADF4377与分配参考和SYSREF信号对的集成电路(IC)配对,可支持JESD204B和JESD204C子类1解决方案。
商品特性
- 输出频率范围:800 MHz至12.8 GHz
- 抖动 ≤ 18 fsRMS(积分带宽:100 Hz至100 MHz)
- 抖动 = 27 fsRMS(ADC信噪比方法)
- 宽带噪声基底:12 GHz时为−160 dBc/Hz
- PLL规格:
- −239 dBc/Hz:归一化带内相位噪声基底
- −147 dBc/Hz:归一化带内1/f噪声
- 鉴相器频率高达500 MHz
- 参考输入频率高达1000 MHz
- 典型杂散fPFD:fOUT = 12 GHz时为 -95 dBc
- 参考输入到输出延迟规格:
- 器件间标准偏差:3 ps
- 温度系数:0.03 ps/℃
- 调整步长:< ±0.1 ps
- 多芯片输出相位对齐
- ≥3.3 V和5 V电源
- 7 mm × 7 mm 48引脚LGA
应用领域
- 高性能数据转换器和MxFE时钟
- 无线基础设施(MC-GSM、5G)
- 测试与测量
