AMIC120BZDNA30
Sitara 处理器;Arm Cortex-A9、支持 10 余种以太网协议、编码器协议
- 描述
- AMIC120 Sitara 处理器;Arm Cortex-A9、支持 10 余种以太网协议、编码器协议
- 品牌名称
- TI(德州仪器)
- 商品型号
- AMIC120BZDNA30
- 商品编号
- C1555506
- 商品封装
- NFBGA-491
- 包装方式
- 托盘
- 商品毛重
- 0.001克(g)
商品参数
| 属性 | 参数值 | |
|---|---|---|
| 商品目录 | 单片机(MCU/MPU/SOC) | |
| CPU内核 | ARM Cortex-A系列 |
| 属性 | 参数值 | |
|---|---|---|
| CPU最大主频 | 300MHz |
商品概述
TI AMIC120 高性能处理器基于ARM Cortex-A9 内核。 这些处理器通过协处理器得到增强,该协处理器可进行确定性实时处理(包括EtherCAT、PROFIBUS、EnDat 等工业通信协议)。该器件支持高级操作系统(HLOS)。基于Linux 的可从TI 免费获取。其它HLOS 可从TI 的设计网络和生态系统合作伙伴处获取。 这些器件支持对采用较低性能ARM 内核的系统升级,并提供更新外设,包括QSPI-NOR 和LPDDR2 等存储器选项。 可编程实时单元子系统和工业通信子系统(PRU-ICSS) 与ARM 内核分离,允许单独操作和计时,以实现更高的效率和灵活性。PRU-ICSS 支持更多外设接口和EtherCAT、PROFINET、EtherNet/IP、PROFIBUS、Ethernet Powerlink、Sercos、EnDat 等实时协议。PRU-ICSS 可并行支持EnDat 和另一个工业通信协议。此外,凭借PRU-ICSS 的可编程特性及其对引脚、事件和所有片上系统(SoC) 资源的访问权限,该子系统可以灵活地实现快速实时响应、专用数据处理操作以及定制外设接口,并灵活地减轻SoC 其他处理器内核的任务负载。 高性能互连为多个初启程序提供到内部和外部存储器控制器以及到片上外设的高带宽数据传送。该器件还提供全面的时钟管理机制。 一个片上模数转换器(ADC1) 可以与脉宽模块相结合,以创建闭环电机控制解决方案。 RTC 提供独立电源域的时钟基准。该时钟基准实现了电池供电的时钟基准。 每个AMIC120 器件都具有加密加速功能。
商品特性
- Sitara ARM Cortex-A9 32 位RISC 处理器,处理速度高达300MHz
- NEON 单指令多数据流(SIMD) 协处理器和矢量浮点(VFPv3) 协处理器
- 32KB L1 指令缓存和数据缓存
- 256KB L2 缓存或L3 RAM
- 32 位LPDDR2、DDR3 和DDR3L 支持
- 通用存储器支持(NAND、NOR、SRAM),支持高达16 位的ECC
- 实时时钟(RTC)
- 多达两个带集成PHY 的USB 2.0 高速双角色(主机或设备)端口
- 10、100 和1000 以太网交换机可支持最多两个端口(器件上只有1 个输入端口具有引脚输出)
- 串行接口:六个UART、两个McASP、五个McSPI、三个I2C 端口、一个QSPI 和一个HDQ 或1-Wire
- 安全性:加密硬件加速器(AES、SHA、RNG、DES和3DES)
- 两个12 位逐次逼近寄存器(SAR) ADC
- 多达三个32 位增强型捕捉(eCAP) 模块
- 多达三个增强型正交编码器脉冲(eQEP) 模块
- 多达六个增强型高分辨率PWM (eHRPWM) 模块
- MPU 子系统:具有高达300MHz 处理速度的ARM Cortex-A9 32 位RISC 微处理器
- 32KB L1 指令缓存和数据缓存
- 256KB L2 缓存(也可配置为L3 RAM)
- 256KB 片上引导ROM
- 64KB 片上RAM
- 仿真和调试:JTAG、嵌入式跟踪缓冲器
- 中断控制器
- 片上存储器(共享L3 RAM):256KB 通用片上存储器控制器(OCMC) 随机存取存储器(RAM)
- 可访问所有主机
- 支持保持以实现快速唤醒
- 多达512KB 内部RAM 总量(256KB ARM 存储器配置为L3 RAM + 256KB OCMC RAM)
- 外部存储器接口(EMIF):DDR 控制器
- LPDDR2:266MHz 时钟(LPDDR2-533 数据速率)
- DDR3 和DDR3L:400MHz 时钟(DDR-800 数据速率)
- 32 位数据总线
- 2GB 全部可寻址空间
- 支持一个x32、两个x16 或四个x8 存储器器件配置
- 通用存储器控制器(GPMC):灵活的8 位和16 位异步存储器接口,具有多达七个片选(NAND、NOR、Muxed-NOR 和SRAM)
- 使用BCH 代码,支持4 位、8 位或16 位ECC
- 使用海明码来支持1 位ECC
- 错误定位器模块(ELM):与GPMC 配合使用,以找到来自伴随多项式的数据错误(在使用BCH 算法时生成)的地址
- 根据BCH 算法,支持4 位、8 位和16 位每512 字节块错误定位
- 可编程实时单元子系统和工业通信子系统(PRU-ICSS):支持的协议如EtherCAT,PROFIBUS,PROFINET 和EtherNet/IP、EnDat 2.2 等
- 两个可编程实时单元(PRU) 子系统,每个子系统有两个PRU 内核
- 每个内核都是一个能以200MHz 运行的32 位加载和存储RISC 处理器
- 具有单错检测(奇偶校验)功能的12KB(PRU-ICSS1)、4KB (PRU-ICSS0) 指令RAM
- 具有单错检测(奇偶校验)功能的8KB (PRU-ICSS1)、4KB (PRU-ICSS0) 数据RAM
- 具有64 位累加器的单周期32 位乘法器
- 增强型GPIO 模块对外部信号提供移入和移出支持以及并行锁断
- 具有单错检测(奇偶校验)功能的12KB(仅限PRU-ICSS1)共享RAM
- 三个120 字节寄存器组,可被每个PRU 访问
- 用于处理系统输入事件的中断控制器模块(INTC)
- 用于将内部和外部主机连接到PRU-ICSS 内部资源的本地互连总线
- PRU-ICSS 内的外设:一个带有流控制引脚的通用异步收发器(UART) 端口,支持高达12Mbps 的数据速率
- 一个eCAP 模块
- 2 个支持工业用以太网的MII 以太网端口,例如EtherCAT
- 1 个MDIO 端口
- 两种PRU-ICSS 子系统支持工业通信
- 电源、复位和时钟管理(PRCM) 模块:控制深度休眠模式的进入和退出负责休眠排序、电源域关闭排序、唤醒排序和电源域打开排序
- 时钟:集成高频率振荡器,用于为各种系统和外设时钟生成参考时钟(19.2、24、25 和26MHz)
- 支持子系统和外设的单独时钟使能和禁用控制,帮助降低功耗
- 五个用于生成系统时钟(MPU 子系统、DDR 接口、USB 和外设[MMC 和SD、UART、SPI、I2C]、L3、L4 和以太网)的ADPLL
- 电源:两个不可切换电源域(RTC 和唤醒逻辑[WAKE-UP])
- 两个可切换电源域(MPU 子系统、外设和基础设施[PER])
- 动态电压频率缩放(DVFS)
- 实时时钟(RTC):实时日期(年、月、日和星期几)和时间(小时、分钟和秒)信息
- 内部32.768kHz 振荡器、RTC 逻辑和1.1V 内部LDO
- 独立上电复位(RTC_PWRONRSTn) 输入
- 外部唤醒事件专用输入引脚(RTC_WAKEUP)
- 可编程警报可生成用于唤醒的PRCM 内部中断或用于事件通知的Cortex-A9 内部中断
- 可编程警报可与外部输出(RTC_PMIC_EN) 配合使用,以启用电源管理IC,从而恢复非RTC 电源域
- 外设:多达两个带集成PHY 的USB 2.0 高速双角色(主机或设备)端口
- 多达两个工业千兆位以太网MAC(10、100 和1000Mbps)
- 集成开关
- MAC 支持MII、RMII、RGMII 和MDIO 接口
- 以太网MAC 和交换机可独立于其它功能运行
- IEEE 1588v2 精密时间协议(PTP)
- 多达两个CAN 端口
- 支持CAN 版本2 部分A 和B
- 多达两个多通道音频串行端口(McASP)
- 高达50MHz 的发送和接收时钟
- 每个McASP 端口具有多达四个串行数据引脚并具有独立的TX 和RX 时钟
- 支持时分多路复用(TDM)、内部IC 声音(I2S)和类似格式
- 支持数字音频接口传输(SPDIF、IEC60958-1和AES-3 格式)
- 用于发送和接收的FIFO 缓冲器(256 字节)
- 最多6 个UART
- 所有UART 支持IrDA 和CIR 模式
- 所有UART 支持RTS 和CTS 流量控制
- UART1 支持完整的调制解调器控制
- 多达五个主McSPI 和从McSPI
- McSPI0–McSPI2 支持多达四个片选
- McSPI3 和McSPI4 支持多达两个片选
- 高达48MHz
- 一个四通道SPI
- 支持串行NOR FLASH 就地执行(XIP)
- 一个Dallas 单线和HDQ 串行接口
- 多达三个MMC、SD 和SDIO 端口
- 1 位、4 位和8 位MMC、SD 和SDIO 模式
- 所有端口均为1.8V 或3.3V 操作
- 高达48MHz 的时钟
- 支持卡检测和写保护
- 符合MMC4.3 以及SD 和SDIO 2.0 规范
- 多达三个I2C 主从接口
- 标准模式(高达100kHz)
- 快速模式(高达400kHz)
- 多达六组通用I/O (GPIO)
- 每组32 个GPIO(与其他功能引脚进行多路复用)
- GPIO 可用作中断输入(每组多达两个中断输入)
- 多达3 个外部DMA 事件输入,此输入也可被用作中断输入
- 十二个32 位通用定时器
- DMTIMER1 是用于操作系统(OS) 节拍的1ms 定时器
- DMTIMER4–DMTIMER7 为引脚输出
- 一个公共看门狗定时器
- 一个自由运行的32kHz 高分辨率计数器(synctimer32K)
- 两个12 位SAR ADC(ADC0、ADC1)
- 每秒867K 次采样
- 可从8:1 模拟开关复用的八个模拟输入中任意选择输入
- 多达三个32 位eCAP 模块可配置为三个捕捉输入或者三个备用PWM 输出
- 多达六个增强型eHRPWM 模块
- 具有时间和频率控制功能的16 位专用时基计数器可配置为6 个单端,6 个双边对称,或者3 个双边不对称输出
- 多达三个32 位eQEP 模块
- 器件标识:厂家可编程电子熔丝组(FuseFarm)
- 生产ID
- 器件部件号(唯一的JTAG ID)
- 设备版本(可由主机ARM 读取)
- 调试接口支持:用于ARM(Cortex-A9 和PRCM)和PRU-ICSS 调试的JTAG 和cJTAG
- 支持实时跟踪引脚(对于Cortex-A9)
- 64KB 嵌入式跟踪缓冲器(ETB)
- 支持器件边界扫描
- 支持IEEE1500
- DMA:片上增强型DMA 控制器(EDMA) 搭载三个第三方传送控制器(TPTC) 和一个第三方通道控制器(TPCC),支持多达64 个可编程逻辑通道和8 个QDMA 通道
- EDMA 用于:向/从片上存储器传送向/从外部存储器(EMIF、GPMC 和从外设)传送
- 处理器间通信(IPC):集成了基于硬件的IPC 邮箱,以及用于Cortex-A9、PRCM 和PRU-ICSS 之间进程同步的Spinlock
- 启动模式:通过锁存在PWRONRSTn 复位输入引脚上升沿的启动配置引脚来选择启动模式
- 封装:491 引脚BGA 封装(17 × 17mm)(后缀为ZDN),0.65mm 焊球间距,采用过孔通道阵列技术实现低成本布线
应用领域
-工业通信联网-工业驱动器-背板I/O
优惠活动
购买数量
(90个/托盘,最小起订量 1 个)总价金额:
¥ 0.00近期成交0单
