XRT86VX38IB256-F
XRT86VX38IB256 F
- 品牌名称
- MaxLinear(迈凌)
- 商品型号
- XRT86VX38IB256-F
- 商品编号
- C1549059
- 商品封装
- FPBGA-256(17x17)
- 包装方式
- 袋装
- 商品毛重
- 0.001克(g)
商品参数
参数完善中
商品概述
XRT86VX38是一款八通道1.544 Mbit/s或2.048 Mbit/s的DS1/E1/J1成帧器和长距/短距线路接口单元(LIU)集成解决方案,具备R³技术(无继电器、可重构、冗余)和基准时钟供给系统(BITS)定时元件。其物理接口的内部阻抗经过优化,凭借专利焊盘结构,XRT86VX38可防止电源故障和热插拔。 XRT86VX38包含集成的DS1/E1/J1成帧器和LIU,可根据美国国家标准协会(ANSI)/国际电信联盟电信标准化部门(ITU_T)规范提供DS1/E1/J1成帧和错误累积功能。每个成帧器都有自己的成帧同步器和收发滑动缓冲器。滑动缓冲器可根据需要独立启用或禁用,并可配置为适配常见的DS1/E1/J1信号格式。 每个成帧器模块都有自己的发送和接收T1/E1/J1成帧功能。每个通道有3个发送高级数据链路控制(HDLC)控制器,可将发送HDLC缓冲器的内容封装成链路接入规程D(LAPD)消息帧。每个通道有3个接收HDLC控制器,可从输入的T1/E1/J1数据流中提取接收LAPD消息帧的有效负载内容,并将其写入接收HDLC缓冲器。每个成帧器还包含一个发送和开销数据输入端口,允许数据链路终端设备直接访问出站T1/E1/J1帧。同样,一个接收开销输出数据端口允许数据链路终端设备直接访问入站T1/E1/J1帧的数据链路位。 XRT86VX38完全符合所有最新的T1/E1/J1规范:ANSI T1/E1.107 - 1988、ANSI T1/E1.403 - 1995、ANSI T1/E1.231 - 1993、ANSI T1/E1.408 - 1990、AT&T TR 62411 (12 - 90) TR54016、ITU G - 703、G.704、G706和G.733、AT&T Pub. 43801以及ETS 300 011、300 233、JT G.703、JT G.704、JT G706、I.431。广泛的测试和诊断功能包括环回、边界扫描、伪随机位序列(PRBS)测试模式生成、性能监测器、误码率(BER)测量仪、强制错误插入以及根据ITU - T标准Q.921进行的LAPD非信道化数据有效负载处理。
商品特性
- 支持ITU G.703第13节的发送和接收路径同步接口
- 支持发送路径上的同步状态消息(SSM)同步消息生成(T1使用二进制偏移载波(BOC),E1使用国家位)
- 支持接收路径上的SSM同步消息提取(T1使用BOC,E1使用国家位)
- 支持发送输出端的BITS定时生成
- 支持从模拟接收路径的不归零(NRZ)数据中提取BITS定时
- 支持发送和接收时隙的DS - 0监测
- 支持符合ANSI T1.101 - 1999和ITU G.704的SSM同步消息
- 支持在1.544MHz下自定义G.703第13节同步接口
- 独立的全双工DS1发送和接收成帧器/LIU
- 每个通道都有功能齐全的长距/短距LIU
- 发送和接收端各有两个512位(两帧)弹性存储、脉冲编码调制(PCM)帧滑动缓冲器(先进先出(FIFO)),可提供高达8.192 MHz的异步背板连接,并具有抖动和漂移衰减功能
- 支持1.544、2.048、4.096和8.192 Mbit/s的输入PCM和信令数据。还支持背板总线上的2通道复用12.352/16.384(HMVIP/H.100)Mbit/s数据
- 支持为分数T1/E1/J1提供可编程输出时钟
- 支持随路信令(CAS)
- 支持共路信令(CCS)
- 支持综合业务数字网(ISDN)基群速率接口(PRI)信令
- 支持提取和插入窃取位信令(RBS)
- 3个集成的发送和接收HDLC控制器,每个控制器有两个96字节缓冲器(缓冲器0/缓冲器1)
- HDLC控制器支持7号信令系统(SS7)
- 时隙可分配的HDLC
- V5.1或V5.2接口
- 自动性能报告生成(PMON状态)可每秒插入发送LAPD接口一次,或进行单次传输
- 支持单路性能报告消息(SPRM)和网络性能报告消息(NPRM)
- 带有用户安装签名的告警指示信号(AIS - CI)
- 带有用户安装的远程告警指示(RAI - CI)
- 发送和接收的间隙时钟接口模式
- 用于配置、控制和状态监测的英特尔/摩托罗拉和Power PC接口
- 用于快速帧同步的并行搜索算法
- 多种T1成帧结构可选:SF/D4、扩展超帧(ESF)、SLC96、T1DM和N帧(无信令)
- 可直接访问D和E通道,用于快速传输数据链路信息
- 完整的误码率测试(BERT)控制器,用于芯片系统侧和线路侧的生成和检测
- PRBS、准随机信号序列(QRSS)和网络环回码生成与检测
- 每个通道有7个独立的同时环回码检测器
- 可编程中断输出引脚
- 支持编程输入/输出(I/O)和直接内存访问(DMA)读写访问模式
- 成帧器模块对T1/E1/J1帧串行数据进行编码和解码
- 检测并强制发出红色(严重告警指示(SAI))、黄色(远程告警指示(RAI))和蓝色(告警指示信号(AIS))告警
- 检测帧失步(OOF)、帧丢失(LOF)、信号丢失(LOS)错误和复帧对齐丢失(COFA)情况
- 环回:本地(LLB)和线路远程(LB)
- 便于异步传输模式(ATM)反向复用
- 每秒轮询一次的性能监测器
- 边界扫描(IEEE 1149.1)联合测试行动小组(JTAG)测试端口
- 接受外部8kHz同步参考
- 1.8V内核电压
- 3.3V
应用领域
- 用于复用器、交换机、局域网(LAN)路由器和数字设备的高密度T1/E1/J1接口
- 同步光网络(SONET)/同步数字体系(SDH)终端或分插复用器(ADM)
- T1/E1/J1分插复用器(MUX)
- 通道服务单元(CSU):T1/E1/J1和分数T1/E1/J1
- BITS定时
- 数字接入交叉连接系统(DACs)
- 数字交叉连接系统(DCS)
- 帧中继交换机和接入设备(FRADS)
- ISDN基群速率接口(PRA)
- 专用交换机(PBX)和PCM通道组
- T3通道化接入集中器和M13复用器
- 无线基站
- 集成DS1接口的ATM设备
- 多通道DS1测试设备
- T1/E1/J1性能监测
- 基于分组的语音网关
- 路由器
优惠活动
购买数量
(90个/袋,最小起订量 1 个)总价金额:
¥ 0.00近期成交0单
